FC游戏站:为您提供一个绿色免费的下载空间! 首页| 电脑软件| 安卓 | 手机网站
当前位置:首页 > FC游戏动态 > SMD和倒装(FC)芯片的一体化印刷方案

SMD和倒装(FC)芯片的一体化印刷方案

来源:FC游戏站 更新:2020-09-30

用手机看

扫描二维码随时看1.在手机上浏览
2.分享给你的微信好友或朋友圈

随着5G新兴市场的发展,对于半导体封装在智能手机,物联网领域的应用提出了很高的要求,对于功能传输效率,噪声,体积,重量和成本等方面要求越来越高。不但尺寸越来越小,厚度越来越薄,还要集成更多的功能和更高的性能。作为先进封装的系统级封装(SIP)是理想的解决方案。系统级封装(SIP)由于可以同时集成很多半导体器件,包括有源器件,控制器,内存等,和无源器件,电阻,电容等,形成具有多功能,高性能的控制系统。随着封装密度的增加,构成SIP封装的半导体元器件尺寸也越来越小,相应的焊盘尺寸和焊盘间距也变得更小。
      而在焊接这些元器件时,由于器件的极小尺寸和精密间距,对焊接锡膏提出了很高的要求,尤其是构成锡膏的焊粉,既实现高质量的焊接,改善空洞,减少飞溅。锡珠等带来的短路等焊接缺陷。贺利氏电子推出的基于Welco焊粉制备技术的AP5112 T7 锡膏,不但很好解决了上述技术问题,而且简化了SIP印刷制程,带来一体化解决方案,并且降低封装制程成本和材料成本,提高了良率。
       一、SMD和倒装(nesgame.com">FC)芯片一体化印刷方案  传统SIP封装流程如图1所示,印刷完锡膏后,先粘贴无源器件,再通过倒装芯片的铜柱蘸取助焊剂,进行第二次贴装,然后过回流。而使用AP5112 T7,可以简化工艺流程,如图2所示,印刷完锡膏后,可以一次性贴装无源器件和倒装芯片,减少了倒装芯片蘸取助焊剂进行二次贴装的工序;工艺步骤的减少,伴随着良率的大幅提升和封装成本的降低。基板的翘曲和铜柱的高度的共面性差异都会带来焊接的缺陷,通过使用AP5112 T7会很好解决这些问题,提高焊接良率。  

图1 传统SIP印刷焊接流程  

图2 基于AP5112 T7的一体化SIP焊接流程  
       二、用于倒装焊接的芯片铜柱去焊锡帽技术  倒装芯片的铜柱技术的发展,相对于植球技术,推动了封装密度的提升和封装的小型化。常规的铜柱技术要在铜柱的顶端进行锡-银的处理,提高了成本和带来共面性问题,如图3所示,使用AP5112 T7 可以省去锡帽的工序,直接引述锡膏进行倒装焊接。同样可以避免基板的翘曲和铜柱的高度的共面性差异等带来的焊接缺陷,因空洞率改善,可以带来4倍良率的提升;因为锡帽工序的省略,可以带来成本15%的降低。  

图3 基于AP5112 T7的一体化SIP焊接流程   上述不论是在SIP封装良率的提升、成本的降低和工序的简化,都和构成AP5112 T7的焊粉和锡膏的特性分不开的。  三、AP5112 T7锡膏的特点 1、Welco焊粉技术  焊粉的品质在锡膏的特性中起着至关重要的作用,不论是在作业性,还是飞溅、锡珠、空洞率的管控和多次回流的表现。图4列出了AP5112 T7焊粉Welco技术相对于传统焊粉的不同,通过熔融金属液体和油的表面张力的差异和工艺参数的调整,FC,得到不同粒径的粉体,极窄的粒径分布,光滑的表面,无表面损伤和氧化。  

图4 独特的Welco焊粉制作技术  2、AP5112 T7锡膏特点  形成锡膏后,锡膏的良好物性稳定,带来稳定的印刷作业性,如图5,图6.  

在不同基板表面,ENIG, OSP和浸锡表面,都有很好的润湿性,不论是在T0和8小时后。  

图7 AP5112 T7 在不同基板表面的润湿情况   两次回流后,空洞型对于其他型号具有很好的表现。  

图8 多次回流后空洞表现  

图9和图10是倒装芯片和008004刷完锡膏后,贴片前的表现,可以看到印刷的一致性,没有连桥和印刷不完整的缺陷。  

猜你感兴趣